[单选题]

将高速缓存分为指令缓存(ICache)和数据缓存(DCache)的体系结构是()

A . 冯•诺依曼结构

B . 哈佛结构

C . RISC

D . CISC

参考答案与解析:

相关试题

高速缓存由()构成。

[单选题]高速缓存由()构成。A . SRAMB . DRAMC . EPROMD . 硬磁盘

  • 查看答案
  • 如果在高速缓存中有所需数据,处理器直接访问高速缓存,这种情况称为()

    [填空题] 如果在高速缓存中有所需数据,处理器直接访问高速缓存,这种情况称为()

  • 查看答案
  • 图像高速缓存的范围是()

    [单选题]图像高速缓存的范围是()A. 1-4B. 1-8C. 1-16D. 1-24

  • 查看答案
  • 图像高速缓存的范围是()

    [单选题]图像高速缓存的范围是()A .1-4B .1-8C .1-16D .1-24

  • 查看答案
  • 高速缓存cache与主存间采用全相联地址映像方式,高速缓存的容量为4MB,分为

    [单选题]高速缓存cache与主存间采用全相联地址映像方式,高速缓存的容量为4MB,分为 4块,每块1MB,主存容量为256MB。 若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读写时间为3.27ns,则该高速缓存的命中率为(3)%。若地址变换表如下所示,则主存地址为8888888H时,高速缓存地址为(4)H。A.90B.95C.97D.99

  • 查看答案
  • 高速缓存Cache与主存间采用全相联地址映像方式,高速缓存的容量为4MB,分为4

    [单选题]高速缓存Cache与主存间采用全相联地址映像方式,高速缓存的容量为4MB,分为4块,每块1MB,主存容量为256MB。若主存读写时间为30ns,高速缓存的读写时间为3ns,平均读写时间为3.27ns,则该高速缓存的命中率为(1)%。若地址变换表中相联存储器的88H对应的cache块号为01B,则主存地址为8888888H时,高速缓存地址为(2)。(1)A.90B.95C.97D.99

  • 查看答案
  • ARP高速缓存中包含什么?

    [问答题] ARP高速缓存中包含什么?

  • 查看答案
  • 图象高速缓存的范围是()

    [单选题]图象高速缓存的范围是()A. 1-4B. 1-8C. 1-16D. 1-24

  • 查看答案
  • 高速缓存使用的依据是()原则。

    [填空题] 高速缓存使用的依据是()原则。

  • 查看答案
  • 采用高速缓存(cache)的目的是()

    [单选题]采用高速缓存(cache)的目的是()A.扩大主存容量B.提高CPU运行速度C.提高总线速度D.提高主存速度

  • 查看答案
  • 将高速缓存分为指令缓存(ICache)和数据缓存(DCache)的体系结构是()