[单选题]

为了缓解CPU与主存储器之间速度不匹配的问题,通常在CPU与内存之间增设()

A . 内存

B . Cache

C . 虚拟存储器

D . 流水线

参考答案与解析:

相关试题

主存储器和CPU之间增设高速缓冲器的目的是( )

[单选题]主存储器和CPU之间增设高速缓冲器的目的是( )A.解决CPU和主存之间的速度匹配问题B.扩大主存储的容量C.扩大CPU中通用寄存器的数量D.扩大CPU中通用寄存器的数量和主存储器的容量

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了( )。

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了( )。A.ROMB.RAMC.FLASH ROMD.Cache

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (58)

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (58)(58) A.ROMB.RAMC.FLASH ROMD.Cache

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (2)

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (2) 。(2) A.ROMB.RAMC. FLASH ROMD. cache

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(2)。

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(2)。A.ROMB.RAMC.FLASHROMD.Cache

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(22)。

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(22)。A.cacheB.RAMC.FLASH ROMD.ROM

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(3)。

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(3)。A.ROMB.RSMC.FLASH ROMD.Cache

  • 查看答案
  • 为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(40)。

    [单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(40)。A.RomB.RamC.Flash RomD.Cache

  • 查看答案
  • 主存储器和CPU之间增加Cache的目的是()。

    [单选题]主存储器和CPU之间增加Cache的目的是()。A . 解决CPU和主存之间的速度匹配问题B . 扩大主存储器容量C . 扩大CPU中通用寄存器的数量D . 既扩大主存储器容量,又扩大CPU中通用寄存器的数量

  • 查看答案
  • 主存储器和CPU之间增加Cache的目的是()。

    [单选题]主存储器和CPU之间增加Cache的目的是( )。A.解决CPU和主存储器之间的速度匹配问题B.扩大主存储器的容量C.扩大CPU卢通用寄存器的数量D.既扩大主存容量又扩大CPU中通用寄存器的数量

  • 查看答案
  • 为了缓解CPU与主存储器之间速度不匹配的问题,通常在CPU与内存之间增设()