A . 正确
B . 错误
[判断题] 解决CPU与主内存之间的速度匹配的主要方法是在CPU与DRAM间加上二级高速缓存[L2Cache]A . 正确B . 错误
[单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了( )。A.ROMB.RAMC.FLASH ROMD.Cache
[单选题]以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是______。A.Cache扩充了主存储器的容量B.Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C.Cache的有效性是利用了对主存储器访问的局部性特征D.Cache中通常保存着主存储器中部分内容的一份副本
[单选题]以下关于CPU与主存之间增加高速缓存(Cache)的叙述中,错误的是()。A . Cache扩充了主存储器的容量B . Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C . Cache的有效性是利用了对主存储器访问的局部性特征D . Cache中通常保存着主存储器中部分内容的一份副本
[填空题] 高速缓存是为了解决()与()之间通讯速度不匹配而设置的缓存。
[单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (58)(58) A.ROMB.RAMC.FLASH ROMD.Cache
[单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了 (2) 。(2) A.ROMB.RAMC. FLASH ROMD. cache
[单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(2)。A.ROMB.RAMC.FLASHROMD.Cache
[单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(22)。A.cacheB.RAMC.FLASH ROMD.ROM
[单选题]为了解决高速CPU与内存之间的速度匹配问题,在CPU与内存之间增加了(3)。A.ROMB.RSMC.FLASH ROMD.Cache